簡易檢索 / 檢索結果

  • 檢索結果:共4筆資料 檢索策略: "Shao-Yun Fang".ecommittee (精準) and cadvisor.raw="陳伯奇"


  • 在搜尋的結果範圍內查詢: 搜尋 展開檢索結果的年代分布圖

  • 個人化服務

    我的檢索策略

  • 排序:

      
  • 已勾選0筆資料


      本頁全選

    1

    十位元1GS/s之二進位電流式數位類比轉換器
    • 電子工程系 /105/ 碩士
    • 研究生: 蕭媛元 指導教授: 陳伯奇
    • 本論文利用TSMC 90nm 1P9M製程實現一個10位元1GHz的數位至類比轉換器,使用全二進位(Fully Binary)權重式電流式架構達到高速操作的目的。考量受到操作電壓以及短通道效應(Sh…
    • 點閱:457下載:6
    • 全文公開日期 2022/01/19 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    2

    應用於HDTV之14位元100MS/s電流式數位類比轉換器
    • 電子工程系 /104/ 碩士
    • 研究生: 林星宏 指導教授: 陳伯奇
    • 在本論文中,主要實現一個可操作在100MHz十四位元的電流導向式數位類比轉換器,並且探討它的設計方法及設計時所需要注意的地方。之此100MHz十四位元的電流導向式數位類比轉換器式使用聯電(UMC)1…
    • 點閱:143下載:7

    3

    14位元500MS/s高精度電流導向式數位至類比資料轉換器
    • 電子工程系 /103/ 碩士
    • 研究生: Antony Hutahaean 指導教授: 陳伯奇
    • 本論文將透過聯電 0.18um 混合模式射頻 1P6M CMOS 製程設計一顆 14 位元、500 MS/s 的高精度電流導向式數位至類比轉換器。為了達足夠的精確度,本論文將提出適合多重元件之高匹配…
    • 點閱:225下載:27

    4

    以現場可程式化閘陣列實現基於延遲迴繞與加總平均法之改良式時間至數位轉換電路
    • 電子工程系 /103/ 碩士
    • 研究生: 蕭雅雲 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用延遲迴繞與加總平均法為基礎的改良式時間至數位轉換電路(Time-to-Digita…
    • 點閱:343下載:0
    • 全文公開日期 2020/08/02 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 2020/08/02 (國家圖書館:臺灣博碩士論文系統)
    1